香山处理器核的研发中一个重要的决策就是选择敏捷设计语言Chisel

栏目:民生消费    来源:IT之家    阅读量:12973   作者:夏冰    发布时间:2022-08-28 15:51   

中科院计算所研究员鲍云刚宣布,2022年8月24日,中科院计算所,北京开源芯片研究院,腾讯,阿里,中兴,中科创达,易思维,中能组成联合R&D团队,开展第三代香山的联合研制。

用象山湖给每一代建筑命名——第一代建筑是雁栖湖,第二代建筑是南湖,第三代建筑是昆明湖据象山社区介绍,第一代雁栖湖建筑已经流拍成功,实测达到预期性能第二代南湖架构正在不断迭代优化

本站了解到,象山是开源的RISC—V处理器核,南湖采用SMIC 14nm工艺,目标主频2GHz,SPECCPU评分10分/GHz,支持双通道DDR内存和PCIe,USB,HDMI等功能。

据介绍,在香山处理器核的研发中,一个重要的决策就是选择敏捷设计语言Chisel原因是开发效率比Verilog高很多,可以实现同样的功能Chisel的代码量只有Verilog的1/5

郑重声明:此文内容为本网站转载企业宣传资讯,目的在于传播更多信息,与本站立场无关。仅供读者参考,并请自行核实相关内容。

香山处理器核的研发中一个重要的决策就是选择敏捷设计语言Chisel